PDF下载
LV/HV Twin-Well BCD[B]技术(2)芯片与制程剖面结构

潘桂忠1,2

1.上海贝岭股份有限公司;2.中国航天电子技术研究院第七七一研究所

摘要: LV/HV Twin-Well BCD[B]技术(2)能够实现MOS器件低压5 V与高压100~700 V (或更高)和双极型器件低压5 V与高压30~100 V兼容的BCD工艺。为了便于高低压器件兼容集成,采用源区为硼磷双扩散形成沟道的具有漂移区的偏置栅结构的HV LDMOS器件,亦同时形成HV双极型器件。改变漂移区的长度,宽度,结深度以及掺杂浓度等可以得到不同的高电压。采用芯片结构设计、工艺与制造技术,依该技术得到了芯片制程结构。
关键词: 集成电路制造;偏置栅结构;LV/HV Twin-Well BCD[B]芯片结构;制程剖面结构
DOI:
基金资助:
文章地址: